速率高達數Gbps的高速SerDes收發(fā)器已經開始作為高端FPGA的標配了,但它們大都用在系統設計中。這是因為當它們工作時,它們只靠少數的幾個連接在很短時間內就把大量數據從這兒搬到那兒,這簡直太有用了。正因為它們是如此有用,這些方便、高速的I/ O端口甚至已經出現在一些低端的可編程器件上,包括賽靈思的Zynq All Programmable SoC、Artix-7 FPGA以及Spartan-6 FPGA。
在這段視頻中,賽靈思收發(fā)器技術營銷經理Martin Gilpatric討論了一些在開發(fā)數Gbps連接系統時要經歷的挑戰(zhàn),這些挑戰(zhàn)包括隨頻率提升、短截線和連接器(會導致阻抗微擾、反射)帶來的信道損耗,他也談到你需要學習什么新的設計工具幫你分析和優(yōu)化你設計中的高速連接,該視頻還為您提供了幾個能尋找到更多設計幫助的網址。
【相關閱讀】
菜鳥必看!學習FPGA常見的四大誤區(qū)
Xilinx成熟的7系列FPGA生態(tài)系統亮相X-fest 2012
Altera推出10代FPGA和SoC,最高節(jié)省70%功耗